VHDL

Curs
8.3/10 (3 voturi)
Domeniu: Calculatoare
Conține 3 fișiere: pdf
Pagini : 185 în total
Cuvinte : 9890
Mărime: 554.22KB (arhivat)
Cost: Gratis

Extras din document

VHDL

- VHSIC - Very High Speed Integrated Circuit

- HDL - Hardware Description Language

- început - 1980; standard 1987; extins 1993;

variante 2002, 2004, 2006; acum 1076-2008

Scop - metodologie riguroasă de proiectare în

ciclul de dezvoltare a sistemelor hardware

2/25/2010 Curs 1 VHDL 3

INTRODUCERE

Definitie

- limbaj de descriere a sistemelor electronice

hardware

- structură de blocuri

- relatii

- interconexiuni

- VHDL definit si integrat în instrumentele CAD

(Computer-Aided Design)

- toate instrumentele CAE (Computer-Aided

Engineering) - produse cu intrări / iesiri

standard VHDL

2/25/2010 Curs 1 VHDL 4

STRUCTURA PROGRAMULUI

Proiectare ierarhică

model VHDL: pereche entitate + arhitectură

Entitate

Arhitectură

Declaratia de entitate

Descrierea arhitecturii

2/25/2010 Curs 1 VHDL 5

STRUCTURA PROGRAMULUI

Proiectare ierarhică

- entitatea - declaratie a intrărilor si iesirilor

modulului

- arhitectura

- descriere detaliată a structurii modulului sau

Preview document

VHDL - Pagina 1
VHDL - Pagina 2
VHDL - Pagina 3
VHDL - Pagina 4
VHDL - Pagina 5
VHDL - Pagina 6
VHDL - Pagina 7
VHDL - Pagina 8
VHDL - Pagina 9
VHDL - Pagina 10
VHDL - Pagina 11
VHDL - Pagina 12
VHDL - Pagina 13
VHDL - Pagina 14
VHDL - Pagina 15
VHDL - Pagina 16
VHDL - Pagina 17
VHDL - Pagina 18
VHDL - Pagina 19
VHDL - Pagina 20
VHDL - Pagina 21
VHDL - Pagina 22
VHDL - Pagina 23
VHDL - Pagina 24
VHDL - Pagina 25
VHDL - Pagina 26
VHDL - Pagina 27
VHDL - Pagina 28
VHDL - Pagina 29
VHDL - Pagina 30
VHDL - Pagina 31
VHDL - Pagina 32
VHDL - Pagina 33
VHDL - Pagina 34
VHDL - Pagina 35
VHDL - Pagina 36
VHDL - Pagina 37
VHDL - Pagina 38
VHDL - Pagina 39
VHDL - Pagina 40
VHDL - Pagina 41
VHDL - Pagina 42
VHDL - Pagina 43
VHDL - Pagina 44
VHDL - Pagina 45
VHDL - Pagina 46
VHDL - Pagina 47
VHDL - Pagina 48
VHDL - Pagina 49
VHDL - Pagina 50
VHDL - Pagina 51
VHDL - Pagina 52
VHDL - Pagina 53
VHDL - Pagina 54
VHDL - Pagina 55
VHDL - Pagina 56
VHDL - Pagina 57
VHDL - Pagina 58
VHDL - Pagina 59
VHDL - Pagina 60
VHDL - Pagina 61
VHDL - Pagina 62
VHDL - Pagina 63
VHDL - Pagina 64
VHDL - Pagina 65
VHDL - Pagina 66
VHDL - Pagina 67
VHDL - Pagina 68
VHDL - Pagina 69
VHDL - Pagina 70
VHDL - Pagina 71
VHDL - Pagina 72
VHDL - Pagina 73
VHDL - Pagina 74
VHDL - Pagina 75
VHDL - Pagina 76
VHDL - Pagina 77
VHDL - Pagina 78
VHDL - Pagina 79
VHDL - Pagina 80
VHDL - Pagina 81
VHDL - Pagina 82
VHDL - Pagina 83
VHDL - Pagina 84
VHDL - Pagina 85
VHDL - Pagina 86
VHDL - Pagina 87
VHDL - Pagina 88
VHDL - Pagina 89
VHDL - Pagina 90
VHDL - Pagina 91
VHDL - Pagina 92
VHDL - Pagina 93
VHDL - Pagina 94
VHDL - Pagina 95
VHDL - Pagina 96
VHDL - Pagina 97
VHDL - Pagina 98
VHDL - Pagina 99
VHDL - Pagina 100
VHDL - Pagina 101
VHDL - Pagina 102
VHDL - Pagina 103
VHDL - Pagina 104
VHDL - Pagina 105
VHDL - Pagina 106
VHDL - Pagina 107
VHDL - Pagina 108
VHDL - Pagina 109
VHDL - Pagina 110
VHDL - Pagina 111
VHDL - Pagina 112
VHDL - Pagina 113
VHDL - Pagina 114
VHDL - Pagina 115
VHDL - Pagina 116
VHDL - Pagina 117
VHDL - Pagina 118
VHDL - Pagina 119
VHDL - Pagina 120
VHDL - Pagina 121
VHDL - Pagina 122
VHDL - Pagina 123
VHDL - Pagina 124
VHDL - Pagina 125
VHDL - Pagina 126
VHDL - Pagina 127
VHDL - Pagina 128
VHDL - Pagina 129
VHDL - Pagina 130
VHDL - Pagina 131
VHDL - Pagina 132
VHDL - Pagina 133
VHDL - Pagina 134
VHDL - Pagina 135
VHDL - Pagina 136
VHDL - Pagina 137
VHDL - Pagina 138
VHDL - Pagina 139
VHDL - Pagina 140
VHDL - Pagina 141
VHDL - Pagina 142
VHDL - Pagina 143
VHDL - Pagina 144
VHDL - Pagina 145
VHDL - Pagina 146
VHDL - Pagina 147
VHDL - Pagina 148
VHDL - Pagina 149
VHDL - Pagina 150
VHDL - Pagina 151
VHDL - Pagina 152
VHDL - Pagina 153
VHDL - Pagina 154
VHDL - Pagina 155
VHDL - Pagina 156
VHDL - Pagina 157
VHDL - Pagina 158
VHDL - Pagina 159
VHDL - Pagina 160
VHDL - Pagina 161
VHDL - Pagina 162
VHDL - Pagina 163
VHDL - Pagina 164
VHDL - Pagina 165
VHDL - Pagina 166
VHDL - Pagina 167
VHDL - Pagina 168
VHDL - Pagina 169
VHDL - Pagina 170
VHDL - Pagina 171
VHDL - Pagina 172
VHDL - Pagina 173
VHDL - Pagina 174
VHDL - Pagina 175
VHDL - Pagina 176
VHDL - Pagina 177
VHDL - Pagina 178
VHDL - Pagina 179
VHDL - Pagina 180
VHDL - Pagina 181
VHDL - Pagina 182
VHDL - Pagina 183
VHDL - Pagina 184
VHDL - Pagina 185

Conținut arhivă zip

  • VHDL
    • Curs1VHDL_09_10.pdf
    • Curs2VHDL.pdf
    • Curs3VHDL.pdf

Alții au mai descărcat și

Curs Excel pentru începători

1.1 Scopul cursului Cursul se adreseaza angajatilor care au un nivel elementar de cunostinte Excel, pentru a ajunge la nivelul mediu pentru ca mai...

Programare în Limbaj de Asamblare

Bitii din registrul Flag sunt indicatori de stare care se pozitioneaza functie de rezultatul ultimei operatii aritmetice sau logice si se testeaza...

Curs HTML

Curs – Programare WEB Curs – 1 Elemente de baza Pentru inceput sa descoperim originea abrevierii HTML - Hypertext Markup Language . Acest limbaj...

Meniuri în Java

Metode add (MenuItem) Adds the specified item to this menu. add(String) Adds an item with with the specified label to this menu....

Serializarea Obiectelor în Java

Clasa ObjectInputStream Constructor public ObjectInputStream( java.io.InputStream in ) throws java.io.IOException,...

Șiruri de caractere în C și C++

Functii de intrare / iesire relative la siruri de caractere. Pentru a citi un sir de caractere de la intrarea standard se foloseste functia gets()...

Curs Word

Primul obiectiv specific Participantii trebuie sa aiba o vedere de ansamblu asupra functionarii, caracteristicilor de performanta ale sistemului...

AutoLisp

Locul limbajului LISP Autorii AutoCAD-ului au gasit cu cale sa asocieze acest limbaj cu sistemul de proiectare asistata propus de ei, deoarece au...

Te-ar putea interesa și

Automat pentru Controlul și Monitorizarea unei Parcări

CAPITOLUL 1 CONSIDERAŢII TEORETICE 1.1. CIRCUITE LOGICE PROGRAMABILE Circuitele logice programabile, cunoscute şi sub forma acronimului PLD...

Unitate aritmetică și logică în VHDL și simulare

1. Rezumat Obiectivul acestui proiect l-a constituit proiectarea, utlizând circuite elementare, a unei unităţi aritmetice şi logice şi simularea...

Circuit Monostabil Retrigerabil

I.Schema Circuitului Fig.1 ( Pentru mai multe detralii Fig.1.1 ) (Pentru Tabela de Adevar si Tabela Karnaugh Doc.1) II.Proiectarea Circuitului...

Limbajul VHDL

1.Limbajul VHDL Limbajul VHDL este unul dintre limbajele standard folosite pentru a descrie sistemele numerice.VHDL – Very Hight Speed Integrated...

La Conception et la Mise en Oeuvre FPGA de Commandes Multi-PWM

La conception et la mise en œuvre FPGA de commandes multi-PWM 1. Le but du projet Dans le projet on va étudier et implémenter la commande...

Memorie Adresabilă prin Conținut

1. Introducere Memoria adresabilă prin conţinut ( CAM – content addresable memory ) reprezintă o memorie în care căutarea se face după o cheie de...

Proiect Structuri Hardware Reconfigurabile

TEMA PROIECT Sa se realizeze un generator de culori cu afisare pe portul VGA. Se va genera in total trei culori, sub forma unor cadre care vor fi...

Reguli de Modelare în VHDL a Sistemelor Digitale

1. Reguli de modelare in VHDL a sistemelor digitale Scopul final al modelarii unui sistem digital intr-un limbaj de descriere hardware nu este...

Ai nevoie de altceva?