Extras din notiță
1.Sintetizorul de frecventa. Parametrii caracteristici?
Este un sistem complex cu ajutorul căruia să se poată genera una sau mai multe frecvenţe (semnale sinusoidale) pornind de la unul sau mai multe OR.
Iniţial sinteza:
- alegea ieşirea unui OC din mai multe;
- schimba criteriul care controla frecvenţa unui oscilator.
Au urmat scheme tot mai complexe urmărind:
- generarea cât mai multor frecvenţe cu cat mai putine oscilatoare de referinţă;
- unul generat cât mai pur;
- parametrii semnalelor să se stabilizeze cât mai repede
Parametrii caracteristici
- gama de frecvenţă
- pasul ( distanţa între două componente succesive)
- puritatea spectrală • componente depărtate
• zgomotul de fază
• timpul de comutare;
2. Comparatie sumara intre PLL si DPLL.
CP OCT CP DP OCT
FTJ FTJ
Circuit PLL Circuit DPLL
Diferenţe: a) de natură constructivă;
b ) de natură funcţională;
c) din punctul de vedere al performanţelor.
a). - semnalele prelucrate la DPLL sunt logice
- se folosesc circuite digitale cu avantajele cunoscute.
Realizarea unor detectoare de faza cu performanţe bune este uşor de realizat în tehnică digitală;
Astfel de detectoare pot fi folosite şi în structura circ. PLL analogice dar adăugând circuite de limitare.
DPLL foloseste in plus un divizor de frecvenţă (programabil) în buclă, pe calea de reacţie:
- un astfel de divizor extinde în mod considerabil aria de aplicabilitate a DPLL.
- divizorul poate fi introdus în schema circ. PLL analogice dacă este precedat de un limitator şi urmat de un filtru.
Soluţia este complicată şi restrânge gama de frecvente în care circ. funcţionează.
b) - Un PLL cu comparator de fază sinusoidal, aflat în faza de căutare a sincronismului se comportă în mod diferit faţa de unul cu caracteristică triunghiulară. Acest aspect nu este specific circuitelor DPLL.
- Diferenţa menţionată se diminuează pe măsură ce circuitul PLL se apropie de sincronism; la erori de fază mai mici toate comparatoarele prezintă o regiune liniară.
Pt DPLL este valabilă schema bloc liniarizată :
Comparând cu PLL analogice se constată că pe calea de reacţie există un atenuator cu factorul 1/N care provine de la divizorul programabil.
Analizand bucla considerând tandemul oscilator contro-lat în tensiune divizor programabil ca un oscilator echiva-lent caracterizat prin constanta K3’= K3/N se obţin functiile de transfer:
- pe buclă deschisă
K ‘ = π*K1*K2*K3 / N;
- pe buclă închisă
O alta diferenta consta in faptul ca la circuitele DPLL, câştigul K ’ depinde de frecvenţa de lucru a OCT prin intermediul lui N.
In acest caz, funcţia de transfer pe buclă deschisă rămâne ca mai sus iar funcţia pe buclă închisă capătă expresia :
3. Cea mai simpla schema a unui sintetizor cu circuit DPLL precizand valoarea frecv semnalului generat
oscilator de panou referinta Fro frontal
divizor comparator divizor OCT
1:N Fr = faza Fo programabil Fo
=Fro N
N1 FTJ
Divizorul N1 nu este strict necesar; el poate lipsi dacă este disponibil un oscilator de referinţă cu frecvenţa necesară.
Fv = Fo / N = Fr ; Fo = N*Fr
Prin modificarea coeficientului de divizare, se pot sintetiza valori de frecvenţă care să acopere o gamă oarecare cu pasul Fr. Limitele gamei depind de (OCT, comp. de fază) şi de performanţele impuse sgn generat.
Un dezavantaj constă în limitele care caracterizează divizoarele programabile (cu circuite CMOS : 4-5 MHz; cu circuite rapide :40-50 MHz). Există şi divizoare cu circuite de mare viteză care pot funcţiona la frecvenţe mai mari de 1 GHz
Preview document
Conținut arhivă zip
- Retele de Radio Comunicatii.doc
- Retele de Radio Comunicatii.net
- Copiutze eu.doc
- Copiutze Final.doc
- Copiutze partial eu.doc